ic版圖培訓
A. IC版圖設計難學嗎可以自學嗎
I C(「集成電路」)產業是全球高新技術產業的前沿與核心,是最具活力和挑戰性的戰略產業。自2000年來,在國家政策的大力支持下,我國集成電路產業得到了長足的發展,而作為集成電路產業最前沿的設計業更是呈現出「百花齊放」的繁榮景象,作為產業命脈的IC設計人才,在IC產業最集中的長三角地區也僅僅只有幾千人。所以擁有一定工作經驗的設計工程師,據國內知名獵頭公司烽火獵聘公司數據顯示ic目前已成為人才獵頭公司爭相角逐的「寵兒」。
IC版圖設計是指將前端設計產生的門級網表通過EDA設計工具進行布局布線和進行物理驗證並最終產生供製造用的GDSII數據的過程。其主要工作職責有:晶元物理結構分析、邏輯分析、建立後端設計流程、版圖布局布線、版圖編輯、版圖物理驗證、聯絡代工廠並提交生產數據。作為連接設計與製造的橋梁,合格的版圖設計人員既要懂得IC設計、版圖設計方面的專業知識,還要熟悉製程廠的工作流程、製程原理等相關知識。
正因為其需要掌握的知識面廣,而國內高校開設這方面專業比較晚,IC版圖設計工程師的人才缺口更為巨大。
目前開設此課程的國內大學有少數高校,包括哈爾濱理工大學,電子科技大學,四川大學,西南交大,山東大學、青島科技大學等等,還有部分二級學院。
如果是自學的話,建議你多從以下兩個方面下點功夫:
1,版圖方面:推薦《版圖的藝術》一書,裡面有相當多的東西值得學習和借鑒;
2.建議了解一下你所使用工藝的製作過程,便於對實際版圖設計過程中的Layer(層)有更 深入的了解;如果從頭開始學習版圖,要是有機會的話,建議做一下反向提圖,會讓你有更實際的感覺。
3.EDA方面,Linux環境下面建議使用cadence中的virtuo,或者laker。
B. 「IC版圖設計」和「PCB版圖設計」有什麼區別
IC版圖設計是指將前端設計產生的門級網表通過EDA設計工具進行布局布線和進行物理驗證並最終產生供製造用的GDSII數據的過程。其主要工作職責有:晶元物理結構分析、邏輯分析、建立後端設計流程、版圖布局布線、版圖編輯、版圖物理驗證、聯絡代工廠並提交生產數據。作為連接設計與製造的橋梁,合格的版圖設計人員既要懂得IC設計、版圖設計方面的專業知識,還要熟悉製程廠的工作流程、製程原理等相關知識。
Cadence公司的電子設計自動化(Electronic Design Automation)產品涵蓋了電子設計的整個流程,包括系統級設計,功能驗證,IC綜合及布局布線,模擬、混合信號及射頻IC設計,全定製集成電路設計,IC物理驗證,PCB設計和硬體模擬建模等。
而PCB版圖設計是PCB高速互連設計平台,即PCB設計和硬體模擬建模。
cadenceIC版圖設計包括 Virtuoso Layout Synthesizer ,Schematic Composer,DRC,LVS等工具的使用。
說通俗就是一個是IC(集成電路內部互連)設計,一個是PCB電路板設計;兩種都可以用cadence 公司軟體,但兩者不同。
cadence spbXXXPCB設計,XXX版本號;cadence ICXXX IC設計,XXX版本號。
在國內,一般只有「半導體物理與微電子」專業才有這個課程。
C. 如何繪制IC版圖
IC版圖設計主要有以下幾個比較牛的軟體(用不用伺服器都可,PC直接能跑客戶端的):
Cadence EDA軟體
數字系統模擬工具Verilog-XL;
電路圖設計工具Composer;
電路模擬工具Analog Artist;
射頻模擬工具Spectre RF;
版圖編輯器Virtuoso Layout;
布局布線工具Preview;
版圖驗證工具Dracula等
Synopsys EDA軟體
綜合平台 DC Ultra
布局布線系統 Apollo-II
三維全晶元參數提取 Star-RCXT
層次化物理驗證 Hercules
門級靜態時序分析 PrimeTime
高質量的IP庫 DesignWare Library
自動測試向量生成 TetraMAX ATPG
Mentor graphics EDA軟體
具有EDA全線產品,包括:
模擬工具Eldo、 ModelSim等 ;
驗證工具Calibre 系列;
IC設計工具icstudio;
FPGA設計系統;
IC測試軟體FastScan 、DFT、DFM等 ;
PCB設計系統
Zeni EDA軟體
九天(Zeni)系統是熊貓(Panda)系統的改進版,由我國在80年代後期自主開發,面向全定製和半定製大規模集成電路設計的EDA工具軟體.
覆蓋了集成電路設計的主要過程,包括:
基於語言的和基於圖形的設計輸入,各個級別的設計正確性的模擬驗證(ZeniVDE);
互動式的物理版圖設計(ZeniPDT);
版圖正確性驗以及CAD資料庫 (ZeniVERI).
推薦用cadence軟體,這個「最大」,本人也用過,cadence ic5141 資料比較多,網上破解也比較全,個人電腦就能用(要在XP用得先裝個虛擬機),現在已經有cadence ic610 的破解版了
D. IC版圖設計工程師應掌握哪些知識和技能
1.電子類相關專業來畢業源,大專以上學歷,年齡35歲以下;
2.熟悉solaris或linux操作系統平台;
3.有一定的線路知識,熟悉cmos工藝流程;
4.至少獨立完成過一個項目的版圖設計,能熟練運用cadencevirtuso等集成電路設計eda工具;
5.品行端正,工作細心認真,有較強的團隊合作精神.
E. 專業權威的IC培訓機構有哪些想學集成電路設計和版圖設計。
找個單位,一邊工作一邊學習就好了,專門培訓學不到太多實際東西,好還是工作中學到的更好
F. IC制圖是什麼,學習難度如何
是ic版圖,與PCB制圖截然不同
是將集成電路用幾何圖形表示,即畫版圖,這個過程是在回計算機軟答件上完成的,例如:Cadence,版圖包括:包括布圖規劃、布局、布線、驗證、產生文件這些。沒有接觸過的,一般很難理解,就算給你一個很簡單的版圖,你也看不出到底是什麼電路。
比較適合女生的工作,要細心,招聘時女生會有優勢的。
選擇這種工作就得做好心理准備,工作壓力相對要大些
因為版圖是ic後端,在規定時間內完成一項產品,若果前端的電路設計用的時間多了,版圖這塊就得縮短時間,完成任務了;而且一旦設計出了問題,也是要找版圖這一塊的。
不過得看你選擇的公司了,如果要是做做山寨產品,或者是競爭壓力不大的公司,工作也會輕松很多
關鍵是你沒學過這類,IC的知識比較復雜。一些基礎的電路基礎,器件基礎(最簡單的舉個例子:MOS器件懂不懂,如果學過相關的,你可以更深的學習;如果沒學過,除非你有時間參加一些培訓,要不然還是放棄吧,呵呵)IC工藝,最起碼的流程要知道,IC版圖設計基礎知識:設計規則這點比較重要的
G. IC版圖設計和PCB版圖設計的區別
ic指的是集成電路,版圖設計是ic設計步驟里的除去驗證的最後步驟。
pcb電路板設計的對專象是宏觀電路,屬即使用晶元搭建系統。
而ic設計做的是晶元本身,所以這里的版圖設計(layout)就是晶元內部的電路物理實現,即使是裸片,肉眼也是看不清線路的,因為實在是太小了。一般layout設計工具用的比較多的是cadence的virtuoso。
如果是pcb的話,工具那就多了去了。
再給你個ic的版圖在設計的時候的樣子吧~
當然這只是一個晶元的一小部分
H. 想參加培訓,有IC後端設計(也就是版圖設計)和IC測試,大家覺得學哪個好
從前端做起吧,不要一開始做後端。
I. 哪裡有好點的IC版圖培訓想改行做IC版圖設計,可是不知道哪裡可以提供培訓!
版圖設計最被看重的是tapeout經驗。估計一般的培訓機構不會提供流片機會吧。
所以只是單純學習的話,比較有名氣的大學或研究機構提供的培訓應該還行吧。關鍵是培訓完後馬上找一個版圖設計的工作。
J. IC 版圖設計的薪水如何
是啊,我也抄想知道這行最多能襲給多少錢,以後有沒有的混啊
我現在也打算做模擬後端。可惜還沒畢業呵呵
現在上海還是挺缺模擬版圖的,找工作也比較好找。但個人感覺這是個苦力活啊~~
總的來說工資不高,混混日子還行,且還得有幾年的經驗後
總的來說工資不高,混混日子還行,且還得有幾年的經驗後
我是畫模擬版圖的,只有3k。。。
入門的新人,稅前3000左右,我剛做一年,說是該漲了。
做設計的不用畫版圖嗎
感覺蠻低的 本人跨行進來 一年 3K
當然也有聽說技術很好的 工資還是蠻高的
做版圖的技術很好的工資應該是高些,但比起做電路的應該還是少很多。
反正比做工藝的工資高,我做工藝的都想轉設計
做版圖的和苦力差別不大,建議有機會轉做設計
看實力了,有人不到兩年就能做手機SOC的whole chip了, 在資深一點的都開始弄APR了,
不同公司薪水漲幅不同。
有同事跳到好公司,稅後12、13K。
我是實習生,不到2K.
不是做這行的
模擬版圖要的就是個經驗,越混越香。3年以上跳槽還是比較輕松的。設計版圖和畫版圖還是不一樣的。